时钟复位电路作用是什么?



				
				
冷月无痕MNG
67489 次浏览 2024-05-23 提问
144

最新回答 (3条回答)

2024-05-25 13:42:47 回答

CPU,单片机的复位电路的作用及基本复位方式在上电或复位过程中,控制CPU的复位状态:这段时间内让CPU保持复位状态,而不是一上电或刚复位完毕就工作,防止CPU发出错误的指令、执行错误操作,也可以提高电磁兼容性能。
无论用户使用哪种类型的单片机,总要涉及到单片机复位电路的设计。而单片机复位电路设计的好坏,直接影响到整个系统工作的可靠性。许多用户在设计完单片机系统,并在实验室调试成功后,在现场却出现了“死机”、“程序走飞”等现象,这主要是单片机的复位电路设计不可靠引起的。基本的复位方式
单片机在启动时都需要复位,以使CPU及系统各部件处于确定的初始状态,并从初态开始工作。89系列单片机的复位信号是从RST引脚输入到芯片内的施密特触发器中的。当系统处于正常工作状态时,且振荡器稳定后,如果RST引脚上有一个高电平并维持2个机器周期(24个振荡周期)以上,则CPU就可以响应并将系统复位。单片机系统的复位方式有:手动按钮复位和上电复位  
1、手动按钮复位
手动按钮复位需要人为在复位输入端RST上加入高电平(图1)。一般采用的办法是在RST端和正电源Vcc之间接一个按钮。当人为按下按钮时,则Vcc的+5V电平就会直接加到RST端。手动按钮复位的电路如所示。由于人的动作再快也会使按钮保持接通达数十毫秒,所以,完全能够满足复位的时间要求。
2、上电复位
AT89C51的上电复位电路如图2所示,只要在RST复位输入引脚上接一电容至Vcc端,下接一个电阻到地即可。对于CMOS型单片机,由于在RST端内部有一个下拉电阻,故可将外部电阻去掉,而将外接电容减至1??F。上电复位的工作过程是在加电时,复位电路通过电  容加给RST端一个短暂的高电平信号,此高电平信号随着Vcc对电容的充电过程而逐渐回落,即RST端的高电平持续时间取决于电容的充电时间。为了保证系统能够可靠地复位,RST端的高电平信号必须维持足够长的时间。上电时,Vcc的上升时间约为10ms,而振荡器的起振时间取决于振荡频率,如晶振频率为10MHz,起振时间为1ms;晶振频率为1MHz,起振时间则为10ms。在图2的复位电路中,当Vcc掉电时,必然会使RST端电压迅速下降到0V以下,但是,由于内部电路的限制作用,这个负电压将不会对器件产生损害。另外,在复位期间,端口引脚处于随机状态,复位后,系统将端口置为全“l”态。如果系统在上电时得不到有效的复位,则程序计数器PC将得不到一个合适的初值,因此,CPU可能会从一个未被定义的位置开始执行程序。  3、积分型上电复位常用的上电或开关复位电路如图3所示。上电后,由于电容C3的充电和反相门的作用,使RST持续一段时间的高电平。当单片机已在运行当中时,按下复位键K后松开,也能使RST为一段时间的高电平,从而实现上电或开关复位的操作

2024-05-25 13:42:47 回答

复位就是让单片机从程序的最初开始重新运行,就像电脑的重启一样。
晶振是为单片机提供时钟的,单片机工作的最小时间计量单位就是由这个晶振决定的,常用的就是6MHZ的和12MHZ的。

2024-05-25 13:42:47 回答

时钟电路用途因人而异,谈谈我的用法,
 首先延时是必备的,
 然后还有用作计数器,
 再有就是多机通迅时用来调频率,
 而作钟表电路的时候就更是有用了,用它来确定时间再好不过,
 还有就是键盘去抖,
 键盘长按键都会用到,
而复位电路说白了就是外接复位电路一接通,内部所有数据从0000位置开始运行,所有数据归位。

扩展回答

关于集成电路芯片设计中时钟及复位控制模块

低频及测试时钟设计方法,还有一堆、布线.V文件。现在我只是在学习Verilog语言。主要内容是、异步复位信号的设计方法,好像是对一个芯片输入一个时钟信号:1,然后分频输给各个模块。我实在无法整体把握这个毕设到底做什么、研究时钟及复位控制模块在芯片综合我有个毕设题目是关于集成电路芯片设计中的时钟及复位控制模块的研究与实现,同。老师给我讲了下、静态时序分析中的约束方法及时序分析手段。2。现在我对这个题目比较没有头绪。请帮我大概说说, 包括高。老师给我一个clocktree的图、研究大规模集成电路芯片设计中时钟及复位控制模块的设计方法

相关问题

页面运行时间: 0.093688011169434 秒